为啥基本rs触发器高电平有效两输入端全为高电平,触发器状态不变?

右图为用或非门构成的基本rs触发器高电平有效图1(a)为正脉冲触发的基本rs触发器高电平有效逻辑图,由或非门IC-1、IC-2输入端与输出端相互交叉连接而成余下的两个输入端分别為置位端sd和复位端Rd,两个或非门的输出端构成触发器的输出端Q和反相输出端Q触发器状态由Q电平高低来标定。图1(b)为正脉冲触发的基本rs触发器高电平有效逻辑符号当Sd有正脉冲信号输入(Rd为低电平)时,不管IC-1另一个输入端电平高低如何其结果IC-1输出端Q为低电平,和Q相连的IC-2输入端为低电平此时Rd为低电平,或非门IC-2输出端Q为高电平触发器被置位。去掉Sd施加的正脉冲信号由于IC-1另一个输入端和Q端相连为高电平,因此触發器的状态保持不变这便是触发器的存储和记忆功能。由于触发器电路是对称的当Rd施加正脉冲信号时,Q为低电平rs触发器高电平有效通过置位或复位,使触发器处于1或0的状态说明触发器有两个稳态。触发器从一种稳态急剧翻转到另一稳态叫做触发器的翻转。施加信號引起触发器翻转的过程叫做触发这是触发器具有的独特功能,触发器便由此得名


    左表为用或非门组成的rs触发器高电平有效逻辑功能表.当rs触发器高电平有效输入端Sd=1Rd=O时,输出端Q=1(Q=0)触发器被置位。当Sd=0、Rd=1触发器被复位。当触发器sd=Rd=l时Q=0*和Q=0*,触发器状态不能确定称为不定态。當Rd=Sd=O时触发器输出端Q和Q既能为1、O,又能为0、1能够保持原来的状态,用互为反相的Q、Q来表示

初始状态为0的输入为高电平有效嘚基本rs触发器高电平有效R和S端的输入信号波形如图13.4所示,求Q和的波形

本实用新型涉及电路控制逻辑判斷系统技术领域特别涉及电机控制器逻辑输入的锁存和解锁部分的控制技术领域,具体是指一种多输入、同步解锁、异步锁定、维持阻塞型D触发器/rs触发器高电平有效电路组合可作为多路信号监控,故障锁定系统自动判断或者人工解锁,故障记录等使用

随着环保问题被社会越来越多的关注,燃油汽车被新能源汽车代替也成为大势所趋纯电动汽车随即得到了前所未有的发展机遇。电动汽车控制器需要具有体积小、重量轻等特点驱动电机控制器作为电动车核心部件,控制器性能决定整车安全性和可靠性高效、可靠、高密度的控制逻輯电路是驱动器做到体积小,高可靠性的必要条件多个错误逻辑并行,单独错误锁存功能能有效的辨别故障类别,任何一个错误都会鎖定控制器输出有效保护了控制器,主动共同解锁功能(自动或人工)提供了控制上的多样性和便利性

触发器是一种具有存储功能的器件,在数字电子技术中用于构成各种时序逻辑电路触发器有多种类型:按触发方式分为电平触发、主从触发、边沿触发;按逻辑功能分触發器、D触发器、JK触发器、T触发器等。触发器的特性用触发方式和逻辑功能进行描述触发方式用于决定状态变化特点,即接收输入信号改變状态的方式;逻辑功能决定状态变化的方向即次态值。

单个触发器不便用于以事件为驱动的分布式系统和异步电路的分别实现多路觸发器和主控电路配合能高效、高速和可靠的解决多路异步电路的分别驱动。

鉴于上述情况本实用新型提供一种多输入、同步解锁、异步锁定、ED故障显示、维持各类阻塞型D触发器rs触发器高电平有效电路、终端处理器电路和主控电路的组合。

本实用新型的技术方案是:

系统電路包括多个阻塞型D触发器rs触发器高电平有效包括一个主控单元或者人工控制单元,包括一个终端控制单元

每个阻塞型D触发器rs触发器高电平有效都有时钟或电平触发端,都具有故障电平锁存功能都有故障电平监测输入端,其余端口都配置高低电平

多个阻塞型D触发器rs觸发器高电平有效包括前级电路和周边电路,所述前级电路是某种电路组合或者单个元器件;周边电路是指该阻塞型D触发器RS 触发器运行所需要的基本电路或某种电路组合

一个主控单元是指数字化控制单元的一个控制芯片电路组合或者一个控制芯片加上外部某些单个电子元器件的组合;人工控制单元是指人为干预的操作方式,可以是一个器件或者仪器但需要人工来发送指令,也可以是人手动控制完成

终端控制单元是指能控制控制器使能或者中断的由几个元器件组成的或者由多个元器件电路组合而成的控制单元组合。

主控单元提供单个或鍺多个信号同步输入到所要求的阻塞型D触发器 rs触发器高电平有效的时钟输入端在触发器外部输入信号正常或者无故障情况下,触发器输絀端翻转电平的情况

各阻塞型D触发器rs触发器高电平有效单独立运行故障外部信号检测,互不干涉该触发器在检测到外部故障信号时,能锁定该错误信号输出一个故障使能信号,直到接收信号解锁或者人工方式解锁才清除这个故障信号

本实用新型由于采用了以上技术方案,使其具有以下有益效果:

本实用新型相对于现有技术具有如下有益效果:体积紧凑;高速处理;多路监控;多路锁存;LED显示;有单純硬件的锁存功能锁存阶段不需要软件干预,可靠性高;数字式自动保存与处理多段输入信号可选择人工干预方式的多种处理方式。

圖1是本实用新型一种多输入D触发器rs触发器高电平有效电路组合架构示意图

图2是本实用新型施密特触发器的真值表示意图。

图1包括本实用噺型所述主控单元、触发器电路、终端控制单元

图2包括触发逻辑和触发时序。

下面结合附图和实施例对本实用新型作进一步的描述

为利于对本实用新型的了解,以下结合附图及实施进行说明

请参阅图1至图2,本实用新型提供一种多输入-同步解锁-异步锁定-维持各类阻塞型D觸发器rs触发器高电平有效电路组合

如图1所示,本实用新型由三个D触发器rs触发器高电平有效电路(U1、U2、 U3)接收外部信号外部信号由三路组成(外部输入一、二、三),三路信号异步实现互相独立监控,当没有故障信号输入时终端控制单元 (U4A)产生控制器使能信号,控制器正常运行当有任意故障信号输入时,该路触发器就反转并且锁死该路输出信号,该路LED灯(D1、D2、 D3)会亮并且故障信号会送入主控单元(IC1)记录,该触发器反转信号会输入到终端控制器终端控制器通过运算使控制器中断运行。该电路在硬件上无法自动解锁需要通过主控单元(IC1)来解锁,由主控单元 (IC1)发送一个高低时序的脉冲同步解锁三路D触发器rs触发器高电平有效电路, D触发器rs触发器高电平有效电路的输出电平会输出为正常電平终端控制器接收到正常电平后会发出控制器正常运行使能信号;也可以通过人工方式(B1) 给一个按键信号的脉冲来进行重置锁定信号。

洳图2所示为该D触发器rs触发器高电平有效电路的真值表根据真值表,当PR=H、CLR=H、CP有一个高电平脉冲

以上结合附图及实施例对本实用新型進行了详细说明,本领域中普通技术人员可根据上述说明对本实用新型做出种种变化例因而,实施例中的某些细节不应构成对本实用新型的限定本实用新型将以所附权利要求书界定的范围作为本实用新型的保护范围。

我要回帖

更多关于 rs触发器高电平有效 的文章

 

随机推荐